PCB上晶振电路的设计

发布时间:2022-06-30 09:32
作者:Ameya360
来源:网络
阅读量:3357

    时钟(Clock)在一般SoC电路上是必不可少的,精准的时钟通常由晶振提供,晶振很难集成到芯片中去,而是作为分立元件设计在PCB上。它就像是人的心脏,如果时钟出错了,整个电路或者通信就会发生问题。

    比如,16MHz晶振给一个2.4G蓝牙芯片提供参考时钟,如果16MHz出现频偏,比如偏-48ppm(频率为15.999223MHz),由于射频是参考时钟倍频上去的,也会出现-48ppm的频偏(蓝牙频点变成2,399,883,450Hz,约100KHz的频偏),造成蓝牙与标准频率的对端无法通信。

    因此一个好的时钟电路是非常必要的,此篇文章对时钟电路中的晶振电路layout简单做一下阐述。

    对于晶振电路,我们需要从几个方面考虑设计:

    降低寄生电容的不确定性

    降低温度的不确定性

    减少对其他电路的干扰

    设计注意点:

    1. 晶振尽量靠近芯片,保证线路尽量短,防止线路过长导致串扰以及寄生电容。

    2. 晶振周围打地孔做包地处理。

    3. 晶振底部不要走信号线,尤其是其他高频时钟线。

    4. 负载电容的回流地要短。

    5. 走线时先经过电容再进入晶振。

    下面分别举例贴片无源晶振及有源晶振的走线方式:

    两脚贴片无源晶振

PCB上晶振电路的设计

    6.    封装较大,可从晶振中间出线。

    7.    如果有测试点,使stub尽量短。

    8.    走线可以走成假差分形式。尽量走在同一层。

    9.    部分晶振底下需要做掏空处理,以防电容效应以及热效应造成频偏。

    10.  如果是铁壳晶振,外壳做接地处理,提高抗干扰能力。

    11.  晶振选型需要选工作温度达到125摄氏度及以上的。

    四脚贴片无源晶振

PCB上晶振电路的设计

    HTOL测试板上有源晶振的布局:

    由于老化测试中一般芯片都在socket中测试,所以晶振不能与Socket放置在同一面,否则晶振会距离芯片较远。

    晶振放在反面则需要打孔后连接至芯片管脚,此时需要在打孔附近增加回流地孔。

    贴片有源晶振

PCB上晶振电路的设计

(备注:文章来源于网络,信息仅供参考,不代表本网站观点,如有侵权请联系删除!)

在线留言询价

相关阅读
TOP 100 | 2025年中国内资PCB百强排行榜
2025-10-29 16:34 阅读量:337
中国PCB覆铜箔板、道具、材料等企业排行榜!
2025-10-27 14:24 阅读量:272
2025年最新中国PCB百强排行榜
PCB高速板的布局布线要点
  • 一周热料
  • 紧缺物料秒杀
型号 品牌 询价
RB751G-40T2R ROHM Semiconductor
TL431ACLPR Texas Instruments
BD71847AMWV-E2 ROHM Semiconductor
MC33074DR2G onsemi
CDZVT2R20B ROHM Semiconductor
型号 品牌 抢购
IPZ40N04S5L4R8ATMA1 Infineon Technologies
ESR03EZPJ151 ROHM Semiconductor
BU33JA2MNVX-CTL ROHM Semiconductor
STM32F429IGT6 STMicroelectronics
BP3621 ROHM Semiconductor
TPS63050YFFR Texas Instruments
热门标签
ROHM
Aavid
Averlogic
开发板
SUSUMU
NXP
PCB
传感器
半导体
相关百科
关于我们
AMEYA360微信服务号 AMEYA360微信服务号
AMEYA360商城(www.ameya360.com)上线于2011年,现 有超过3500家优质供应商,收录600万种产品型号数据,100 多万种元器件库存可供选购,产品覆盖MCU+存储器+电源芯 片+IGBT+MOS管+运放+射频蓝牙+传感器+电阻电容电感+ 连接器等多个领域,平台主营业务涵盖电子元器件现货销售、 BOM配单及提供产品配套资料等,为广大客户提供一站式购 销服务。

请输入下方图片中的验证码:

验证码